Dipl.-Ing. Jan Pelin

Angestellt, Entwicklungsleiter für Signalverarbeitung, Rohde & Schwarz INRADIOS GmbH

Dresden, Deutschland

Fähigkeiten und Kenntnisse

Nachrichtentechnik
Digitale Signalverarbeitung
FPGA
Satellitenkommunikation
Kommunikation
Teamleitung
Produktentwicklung
Systemintegration
Softwareentwicklung
Hardwareentwicklung
Matlab
C/C++
SystemVerilog
Python
CUDA
C++
Scrum
Java
Git
Linux/Unix
Signalverarbeitung
Microsoft Visual Studio
FPGA-Programmierung
Teamfähigkeit
Verification
ASIC
Verilog
VHDL
Quartus
Riviera Pro
uvm
Cadence
Mixed-Signal Entwurf
Microsoft Office
OpemMP
MPI
Eclipse
Digitalentwurf
SystemC
Verilog-AMS
CPF
Tcl
Elektrotechnik
Simulation
Scrum Prozess
Jira
Confluence
IBM Jazz
IBM Rational Team Concert
Engineering
Machine learning

Werdegang

Berufserfahrung von Jan Pelin

  • Bis heute 3 Jahre und 3 Monate, seit März 2021

    Entwicklungsleiter für Signalverarbeitung

    Rohde & Schwarz INRADIOS GmbH

  • 5 Jahre und 9 Monate, Juni 2015 - Feb. 2021

    Entwicklungsingenieur

    Rohde & Schwarz INRADIOS Gmbh

    Entwurf und Implementierung von nachrichtentechnischen Systemen. Implementierung und Verifikation von signalverarbeitenden Schaltungen in FPGA- und GPU basierenden Produkten. Vorführung und Präsentation der Systeme beim Kunden.

  • 1 Jahr und 3 Monate, Okt. 2013 - Dez. 2014

    Diplomand

    Anvo-Systems Dresden GmbH

    Diplomthema: Untersuchung von Ansätzen zur Modellierung des Leistungsverbrauchs von nichtflüchtigen Speichersystemen

  • 5 Monate, Apr. 2013 - Aug. 2013

    Praktikant

    Anvo-Systems Dresden GmbH

    Enwicklung eines Verhaltensmodels für nvSRAM/Flash. Verifikation und Test eines digitalen Read-/Write-Interfaces für einen NOR-SONOS-Flash inkl. ECC-Absicherung in SystemVerilog mittels UVM

  • 5 Monate, Nov. 2012 - März 2013

    Studentischer Mitarbeiter

    TU Dresden, Lehrstuhl für hochparallele VLSI-Systeme und Neuromikroelektronik

    Tätigkeit als studentische Hilfskraft am EU BrainScaleS-Projekt (Brain-inspired multiscale computation in neuromorphic hybrid systems).Entwurf einer digitalen High-Speed Sortierschaltung für ein auf Paketvermittlung basierendem neuronalem Netzwerk zur Steuerung neuromorpher Hardware mittels Verilog und deren Synthese für FPGAs.

Ausbildung von Jan Pelin

  • 6 Jahre und 4 Monate, Okt. 2008 - Jan. 2015

    Informationssystemtechnik

    Technische Universität Dresden

    Als Verteifungen im Hauptstudium wurden gewählt Elektronische Schaltungen und Systeme (Digital- und Mixed-Signal- VLSI-Schaltungen, Grundlagen des Analogentwurfs) und Technische Informatik (FPGAs, Computerarithmetik, Parallele Programmierung, Hochleistungsrechnen, Hochgeschwindigkeitsnetzwerke)

Sprachen

  • Deutsch

    Muttersprache

  • Englisch

    Fließend

  • Spanisch

    Grundlagen

Interessen

Schwimmen
Fahrradfahren
Snowboarding
Technik

21 Mio. XING Mitglieder, von A bis Z