Jiri Hladky

Angestellt, Lead Support Application Engineer, Cadence Design Systems

München, Deutschland

Fähigkeiten und Kenntnisse

ASIC Design
FPGA
Digital Back-End flow
RTL to GDSII
Physical Synthesis
Low Power Flow
Verilog
VHDL
TCL
Perl
Python
Bash
scripting
sed
awk
C
C++
Fortran
Monte-Carlo
Zufallszahlengenerator
OpenOffice
MySQL
Mathematica
Matlab
Physik
Mathematik
Linux
RedHat
Fedorra
OpenSUSE
Ubuntu
Unix
SUN
Solaris
HP

Werdegang

Berufserfahrung von Jiri Hladky

  • Bis heute 15 Jahre und 2 Monate, seit Apr. 2009

    Lead Support Application Engineer

    Cadence Design Systems

    Technischer Ansprechpartner für Kunden in der Pre-Sales Phase

  • 5 Jahre, Apr. 2004 - März 2009

    Senior Application Engineer

    Cadence Design Systems

    Kundenbetreuung vor Ort für zeitlich dringliche Projekte. Schulung neuer Mitarbeiter

  • 3 Jahre und 3 Monate, Jan. 2001 - März 2004

    Application Engineer

    Cadence Design Systems

    Europaweite Kundenbetreuung für alle Cadence Digital Back-End Produkte. Problemanalyse, -verifikation und Lösungsfindung.

  • 1 Jahr und 3 Monate, Apr. 1998 - Juni 1999

    Wissenschaftliche Hilfskraft

    Akademie der Wissenschaften der Tschechischen Republik

    Herstellung von dünnen Schichten (~100nm) aus dem organischen Halbleiter Cu‑Phthalocyanin und Untersuchung ihrer optischen und elektrischen Eigenschaften

Ausbildung von Jiri Hladky

  • 4 Jahre und 10 Monate, Sep. 1995 - Juni 2000

    Magisterstudiengang Physik, Schwerpunkt Optoelektronik

    Karls-Universität in Prag, Fakultät für Mathematik und Physik

    Optoelektronik und Elektronik

Sprachen

  • Deutsch

    Fließend

  • Englisch

    Fließend

  • Tschechisch

    Muttersprache

Interessen

Halbleiter
Physik
Brettspiele
Radfahren
Bergwandern
Reisen

21 Mio. XING Mitglieder, von A bis Z