Juergen Niedermaier
Angestellt, Abteilungsleiter Softwareentwicklung, ARRK Engineering GmbH
Ingolstadt, Deutschland
Werdegang
Berufserfahrung von Juergen Niedermaier
Bis heute 2 Jahre und 2 Monate, seit Apr. 2022
Abteilungsleiter Softwareentwicklung
ARRK Engineering GmbHBis heute 5 Jahre und 11 Monate, seit Juli 2018
Gruppenleiter EE Ingolstadt
ARRK / P+Z Engineering GmbH
4 Jahre und 9 Monate, Okt. 2013 - Juni 2018
Leiter MBtech Body&EE Neutraubling und ECU Solutions
MBtech Group GmbH & Co. KGaA
Leiter des Leistungsfeldes ECU (Kleinseriensteuergeräte und Dienstleistungen entlang des Produktlebenszyklus) des Geschäftsfeldes El. Solutions der MBtech Group GmbH & Co. KGaA. Leiter des Standortes MBtech El. Solutions Neutraubling
2 Jahre und 9 Monate, Jan. 2011 - Sep. 2013
Cluster Manager
Cluster Mikrosystemtechnik, Hochschule Landshut
Cluster Manager Elektrotechnik und Mechanik Consulting, Beratung Abteilungsleiter / Manager Organisatorische Leitung und strategische Ausrichtung des Clusters/Netzwerks. Vertretung des Clusters nach außen und innen (Unternehmen, Universitäten, Hochschulen, Regierungsstellen, Wirtschaftsverbänden, Fakultäten, Kompetenzzentren), Definition/Gestaltung der Serviceleistungen. Ausbau der Mitgliederplattform, Forschungsprojekte von Hochschule und Industriepartnern Technologie-Scouting.
2 Jahre und 2 Monate, Nov. 2008 - Dez. 2010
Head of System on Chip / Manager System on Chip / Special Pojects
NOKIA SIEMENS NETWORKS, Shanghai, China
Head of System on Chip Manager Special Projects Shanghai, Hangzhou, München, China ASIC R&D, F&E Bereichsleiter / Senior Manager Abteilungsleiter / Manager Verlagerung System-on-Chip-Verantwortung nach China, System-on-Chip-Strategie, Kompetenzaufbau Low-Cost-Standorte, Team Ramp-Up, Aufbau Infrastruktur, Konsolidierung Entwicklungsstandorte, Restrukturierung Entwicklungsabteilung, Akquisitionskonzept (Kooperation M&A),
5 Jahre und 1 Monat, Dez. 2005 - Dez. 2010
Manager of System on Chip
SIEMENS AG, Communications, Mobile Networks, München, Deutschland
Elektrotechnik und Mechanik R&D, F&E Abteilungsleiter / Manager Entwicklungskooperationen mit int./ext. Partner, Off-Shoring & Out-Sourcing, Kompetenzaufbau Low-Cost-Standorte, System-on-Chip-Strategie, Definition des NSN System-On-Chip Entwicklungsprozesses
4 Jahre und 11 Monate, Jan. 2001 - Nov. 2005
Head of Integrated Solutions
SIEMENS AG, Communications, Optical Networks, München, Deutschland
Head of Integrated Solutions Draht- und Funknachrichtentechnik R&D, F&E Abteilungsleiter / Manager Halbleiter für Welt erstes optisches 40Gbit/s-Datenübertragungssystem, Definition Inkrementeller Entwicklungsprozess, Restrukturierung R&D-Abteilung
10 Jahre und 9 Monate, Apr. 1990 - Dez. 2000
Manager ASIC Design, Leading Edge ASICs
SIEMENS AG, Öffentliche Netze, Zentrallabor, München, Deutschland
ASIC R&D, F&E Abteilungsleiter / Manager Senior Fachkraft / Projektleiter Weltweit ertser Single-Chip ATM-Switch für 26 GBit/s, Design-Strategie, Methodik, Halbleitertechnologie und Produktivitätssteigerung Entwicklung von Leading-Edge-ASICs für Leading-Edge-Produkte
2 Jahre und 3 Monate, Jan. 1988 - März 1990
Forschungsingenieur für Mixed-signal CAD Technologien
Siemens Japan, Tokio, Yokohama, Japan
Forschungsingenieur für Mixed-signal CAD Technologien Elektrotechnik und Mechanik R&D, F&E Fachkraft Abschluß Kooperationsvertrag mit der Waseda Universität, Tokio, Lagebericht über das Analog Design CAD Umfeld in Japan
1 Jahr und 11 Monate, Feb. 1986 - Dez. 1987
Forschungs-/Entwicklungsingenieur für CAD/EDA Technologien
SIEMENS AG, Zentralbereich Forschung und Technik, München, Deutschland
Forschungs-/Entwicklungsingenieur für CAD/EDA Technologien Entwicklung von Analogschaltungen(Zellen) für die Zellenbibliotheken des CAD_Systems VENUS Elektrotechnik und Mechanik R&D, F&E
Ausbildung von Juergen Niedermaier
Bis heute 6 Jahre und 3 Monate, seit März 2018
Hephaistos Coaching-Zentrum München
1 Jahr und 10 Monate, Okt. 2010 - Juli 2012
B2B Marketing & Technical Sales
University of Applied Sciences Landshut
5 Jahre und 2 Monate, Nov. 1980 - Dez. 1985
Elektrotechnik Allgemein
TU München
Integrierte Schaltungen; Elektronische Bauteile (inkl. HF, Optik); Chip-Design;
Sprachen
Deutsch
Muttersprache
Englisch
Fließend